1.平面低通滤波器简介
随着现在微波链路越来越高频化,小型化,直接在链路中集成低通的现象越来越普遍。同时很多芯片化的低通也大都是在高介电陶瓷片上实现的微带滤波器。陶瓷片型的芯片电容,电感,均衡器都需要用到平面低通的设计概念。
常见的低通滤波器在ADS中的模型及结构形式见图1。
图1 常见的平面结构低通滤波器
三种结构的优缺点对比见表 1,通常对要求比较高的设计时可综合三种结构的优缺点进行折中设计。
表 1 三种结构优缺点对比
2.平面低通滤波器设计的理论基础
本次总结的理论基础来源于《Microstrip Filters for RF and Microwave Applications 2001》第4/5章,核心理论为图2的高低阻抗线等效电路。结论是:一段高阻抗线可以等效为电感,一段低阻抗线等效为一个到地电容。(如果理解传输线的特征阻抗用微分形式的集总参数表示为sqrt(L/C),高阻L一定很大,低阻C一定很大,就可以比较形象的理解此等效原理。)
图2 高低阻抗线等效电路
3.平面低通设计实列
一个平面低通遵循下列设计步骤。
1)规划高低阻抗线阻抗,高阻受限于线条加工能力和功率容量,一般小功率应用可以取到0.15mm,低阻宽度受到滤波器尺寸限制,受到长宽比限制。(一般高低阻抗比例越大,寄生通带越远,但寄生通带远也意味着近端抑制会差,所以设计时可灵活配置各枝节阻抗,达到寄生通带和矩形系数的均衡)
2)ADS建模仿真获取初始电磁仿真参数
3)电磁仿真验证优化
本例用一个10GHz的平面低通作为实例,为了方便采用混合结构形式。
1) 规划高低阻抗线
高低阻抗规划要折衷级数/尺寸以及电性能,在实际设计中有迭代过程。高低阻抗计算有很多工具,这里推荐一个:polar SI9000(可以百度自行搜索),传输线特性参数计算非常实用的工具。本例中高阻选取加工极限0.15mm,低阻折中尺寸和寄生通带选取1mm宽,通过图 3计算可以得到1mm线宽的特性参数(特征阻抗和有效介电常数)为:
W=1mm Z=33欧 Er=(2.98/2.16)^2=1.90 (光速比相速的平方)
W=0.15mm Z=96欧 Er=1.69
图3 传输线阻抗计算
2) ADS建模