这既有利于早期发现结构设计上的错误,避免设计工作的浪费,又减少了逻辑功能仿真的工作量,提高了设计的一次性成功率。在EDA技术使用ASIC芯片,它可以很容易地转由掩模ASIC实现,因此开发风险也大为降低。
硬件描述语言(HDL)是EDA技术的重要组成部分,是用文本的形式来描述数字电路的内部结构和信号连接的一类语言,类似于一般的计算机高级语言形式和结构形式。超高速集成电路硬件描述语言(VHDL一VHSICHardwareDescriptionLanguage)具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大简化了硬件设计任务,用VHDL进行电子系统设计的一个很大的优点是设计者可以专心致力于其功能的实现,而不需要对不影响功能的与工艺有关的因素花费过多的时间和精力。采用硬件描述语言作为设计输人和库(Libraly)的引人,由设计者定义器件的内部逻辑和管脚,将原来由电路板设计完成的大部分工作故在芯片的设计中进行。由于管脚定义的灵活性,大大减轻了电路图设计和电路板设计的工作量和难度,有效增强了设计的灵活性,提高了工作效率。并且可减少芯片的数量,缩小系统体积,降低能源消耗,提高了系统的功能和可靠性。
EDA技术发展趋势和研究方向:把逻辑综合和布图工艺结合起来进行高层次的综合。布图研究向纵深发展,时延约束、性能优化、时钟偏差以及噪声串扰等成为布图算法的必须考虑因素。在深亚微米工艺下互连线的延迟已超过了门的延迟,在对芯片进行电气性能模拟时必须考虑传输线。传输线的延迟模型、关键路径的延迟估算和时延分析是该领域研究的重点。传输线本身也推动了模拟技术的发展,其中AWE(AsymptoticWaveformevaluation)方法及其改进是针对互连线模拟的有效方法。此外,低功耗设计技术、模拟电路的EDA工具的发展和软硬件IP核也是EDA技术未来的发展方向。
结束语随着电子技术和计算机技术的深入发展以及EDA设计技术的不断进步与完善,在单个芯片上集成CPU、DSP存储器和其他控制功能的片上系统正处于高述发展中。未来的电子技术开发方式必然是高度层次化、综合化和自动化的,新器件的涌现和新的开发方式的进步是相互依存、相互促进的,它们会随着科学的发展不断的更新和完善。