芯片独有的中频模块接收来自前端射频芯片出来的数据,由于频谱的不连续性,中频模块将会进行两级混频、下采样及滤波操作,从射频接收的数据中抽取出对应频点的数据,经中频内置的DMA模块经总线送到eDRAM中,同时发送中断通知DSP来做进一步处理。上行链路和下行链路相似,但是一个相反的过程。同时中频模块采用乘法器时分复用的高阶数字滤波器,可对带外的干扰信号进行很好的抑制,以很小电路面积来保证系统的性能。由于芯片支持的TDD模式,收发不会同时进行,故中频模块可在自身收发时序控制下采用数据流驱动的时钟门控技术,动态地开关上下行数据链路的时钟,以达到减少功耗的目的。
LTE230采用和4G LTE相同的物理层信道编解码方式,其物理层下行共享信道PDSCH采用的是Turbo码,Turbo译码算法运算量很大;同时由于LTE230须支持40个离散频点,依靠DSP软译码的方式对MIPS要求太高,故芯片中内置了硬件加速器Turbo Decoder。Turbo Decoder支持链表的数据结构,可在一次配置后进行多个频点、多个码块的译码操作,其间无须DSP干预。