随着移动通信技术的发展,从最早的第一代模拟无线网络、第二代GSM通信网络、第三代3G通信网络、直到目前商用的4G LTE通信网络,甚至正在研究阶段的5G通信网络,从GSM 的TCH9.6Kbps,到GPRS的171Kbps,再到WCDMA、TDSCDMA的384kbps,以及HSDPA的14.4Mbps,再到目前LTE的下行100Mbps,数据的传输速率越来越快。数据处理能力的增加对无线基站平台提出了越来越高的要求,从而无线基站处理单板的设计也越来越复杂,逐步向多核多CPU、多核多DSP的方向演进,随着芯片集成度越来越高,融合多CPU和多DSP核的单芯片SOC解决方案成为目前LTE基站设计的热点。
在融合CPU和DSP的单芯片SoC中,一般包含多个CPU和DSP核,以及大量的片内外设,例如目前LTE基站的主流SoC芯片Freescale的B4860,片内包含4个PowerPC CPU核以及6个SC3900 DSP核,集成以太网、SRIO、MAPLE算法加速器等大量外设。随着芯片硬件的复杂度提高,对于如何管理如此复杂的系统,对基站平台的软件设计与规划提出了更高的要求。