MR6750系列核心板基于先楫半导体的HPM6750IVM2开发,集成了两个RISC-V处理器,主频高,支持高速数据处理能力,具有丰富的通信接口,适合于工业控制、仪器仪表、电机控制等应用场合。
MR6750核心板介绍
1. 核心特点
· 双核32位 RISC-V 处理器,816MHz主频,高于9000 CoreMark™和4500以上的DMIPS性能,支持双精度浮点运算、DSP扩展及硬件图形加速,内置大容量片上SRAM 2MB;
· 板载32MB SDRAM,8MB QSPI Flash;
· 支持2.4GHz WiFi 及Bluetooth 4.2;
· 双千兆以太网,iperf测试带宽大于900Mbps,也可配置成百兆模式;
· 支持IEEE 1588 PTP规范,时间同步精度可达17ns;
· 四路CANFD接口,最高速率可达8Mbps;
· 多种通信接口:15路UART,4路SPI,4路I2C;
· 双路高速USB2.0,内置PHY;
· 4个PWM定时器,调制精度可达2.5ns,
· 3个12位ADC,1个16位ADC。
2. 双核特点
核心板集成2个RISC-V 处理器,双核采用主从结构。CPU0 和 CPU1 采用相同配置,如下:
· 支持相同指令集;
· 相同容量的 L1 指令和数据缓存:– 32KB L1 I-Cache,4-way,128x 64B cache line per way– 32KB L1 D-cache,4-way,128x 64B cache line per way
· 相同容量的指令和数据本地存储器:256 KB ILM 和 256 KB DLM。
CPU0 和 CPU1 采用相同的存储器映射,以下为例外:
· CPU 自身的指令/数据本地存储器 ILM / DLM 为私有;
· FGPIO 为私有;
· 平台中断控制器 PLIC 为私有;
· 软件中断控制器 PLICSW 为私有;
· 机器定时器 MCHTMR 为私有。
EPC6750-AWI单板介绍
EPC6750-AWI工控板
EPC6750-AWI工控单板是基于双RISC-V内核的MR6750核心板设计,板载丰富的硬件资源和接口,如2路百兆以太网、2路CAN FD、1路USB HOST、1路Type-C、1路TF卡和1路LCD显示等接口。
EPC6750-AWI工控单板还支持40PIN的扩展接口,扩展接口资源如下:
开发文档
产品在线文档:https://manual.zlg.cn/web/#/237/9276