系统总体设计方案
汽车运行状况图像硬件主要是基于ADSP-BF533芯片进行设计的,设计中分成CPLD电路、图像采集电路、IDE接口电路、SDRAM电路、FLASH电路、电源电路和复位电路等部分。系统整体框图如图1所示。
图1 系统整体框图
1、ADSP-BF533介绍ADSP-BF533是ADI Blackfin系列最近推出的一款功能强大的DSP,能处理用于互联网的大量图像、声音、文本和数据流,适用于电信和各种互联网设备。ADSP-BF533内核包括2个16位乘法器,2个40位累加器,2个40位算术逻辑单元(ALU),4个8位视频ALU以及1个40位移位器。
2、MPEG-4压缩算法
MPEG-4标准采用了面向对象的视频编码技术。根据面向对象的编码要求,MPEG-4引入了视频对象(VO)的概念。视频对象是可视场景中景物的抽象描述,从用户的角度,它代表画面中任何有意义的物理实体,如人、物体甚至可能是背景。MPEG-4是一个使你由被动变为主动(不再只是观看,允许你加入其中,即有交互性)的动态图像标准。
硬件系统设计
1、存储器电路设计
系统存储器包括数据存储器和指令存储器,其存储器电路由SDRAM与ADSP-BF533接口电路、Flash与ADSP-BF533接口电路组成。
本系统SDRAM采用Hynix公司的HY57V561620。SDRAM与ADSP-BF533的接口如图2所示。
图2 SDRAM与ADSP-BF533的接口电路
HY57V561620是一款高速的同步动态存储器。由于其所有的寻址、刷新等操作都由集成在芯片内部的控制系统完成,因而使用非常简单。HY57V561620的存储空间为32Mb,对于普通的视频应用绰绰有余,并且它加快了存取速度,因此可以在多媒体系统、视频采集与编辑系统等方面广泛应用。本系统使用2片AM29LV800BT,其BYTE#为8位或16位选择模式引脚,系统使用16位数据模式,所以此引脚接高电平;复位引脚RESET#与CPLD相连。
AM29LV800BT与ADSP-BF533接口图如图3所示。
图3 AM29LV800BT与ADSP-BF533接口电路